androide

AMD riduce la velocità di clock nei chip a 12 core

The Howling Mines | Critical Role | Campaign 2, Episode 6

The Howling Mines | Critical Role | Campaign 2, Episode 6
Anonim

I prossimi chip a 12 core di Advanced Micro Devices avranno la stessa potenza dei chip a sei core esistenti, ma avranno una velocità di clock ridotta, ha detto un funzionario della compagnia lunedì. > I futuri chip server a 12 core dell'azienda, nome in codice Magny-Cours, hanno messo due chip a sei core in un unico pacchetto. Lo stesso silicio viene utilizzato nei chip six-core esistenti, denominati in codice Istanbul, che fanno parte della linea Opteron dei processori server. AMD ha progettato i chip Magny-Cours per attingere la stessa potenza dei chip di Istanbul, ha dichiarato Pat Conway, membro dello staff tecnico di AMD, in una presentazione alla conferenza Hot Chips della Stanford University.

Rispondendo a una domanda del pubblico su come Magny- Cours, con due chip, utilizzerà la stessa potenza di un chip di Istanbul, Conway ha detto che AMD sta riducendo la velocità di clock di Magny-Cours e ha aggiunto che sono state aggiunte le funzionalità di gestione dell'alimentazione.

Tuttavia, Conway ha rifiutato di commentare potenziali velocità di clock di chip a 12 core in risposta a una domanda. "Questo è un dettaglio che stiamo per risparmiare per il lancio del prodotto", ha dichiarato Conway. I chip sono destinati ai server e sono previsti per il primo trimestre del 2010.

I produttori di chip come Intel e AMD hanno ripristinato l'aggiunta di core per migliorare le prestazioni dei chip all'inizio del decennio, poiché l'aumento della velocità di clock ha portato a un'eccessiva dissipazione del calore e consumo di energia.

Anche se le frequenze di clock diminuiranno, i chip Magny-Cours produrranno più prestazioni rispetto ai chip Opteron esistenti, ha dichiarato Conway. La cache più grande e i core potenziati renderanno i server più veloci, ha affermato Conway. Ad esempio, un server sarà in grado di eseguire le attività più velocemente in ambienti virtualizzati con un numero maggiore di core, consentendo ai server di ospitare un numero maggiore di macchine virtuali.

Conway ha anche parlato dei dettagli più fini nel chip Magny-Cours. Due chip a sei core sono collegati da quattro interconnessioni hyperthreaded e sono destinati a server a due e quattro socket, ha affermato Conway. Include un totale di 12 MB di cache L3, con ciascun core che supporta 512 KB di cache L2. I chip saranno prodotti dallo spinoff di AMD, GlobalFoundries, utilizzando la tecnologia esistente a 45 nanometri.

AMD sta anche lavorando su una nuova architettura di chip x86 con il nome in codice Bulldozer. L'architettura sarà utilizzata con chip fabbricati con il processo a 32 nm nel 2011. La società ha programmato un chip 16-core denominato Interlagos per il rilascio nel 2011.